Course Syllabus 2013/2014
 
PDF Extract Anglais
Français
index
Module : EN113
Title :
Technology of digital circuits
Number of hours :
Combined lecture and tutorial classes : 16.00 h
ECTS credits :
1.00
Evaluation :
Teacher(s) :
LEROUX Camille - Responsible
Shared by UV(s) :
Level :
first year module
Abstract :
    • L'objectif de ce module est de donner un aperçu des méthodes et des contraintes d'implantations de circuits CMOS à très grande échelle. Le cours traite principalement des circuits dédiés (ASIC), une dernière partie aborde les technologies des FPGAs.
    • Pour la partie ASIC, le lien est fait entre les portes logiques de base (combinatoires et séquentielles) et les structures à base de transistors CMOS correspondantes. Des modèles équivalents RC de portes logiques sont présentés et permettent d'appréhender les phénomènes de temps de propagation dans un circuit numérique synchrone. L'accent est également mis sur les temps de propagation à travers les interconnexions (modèle RC équivalent) et des clefs sont données pour palier les différents problèmes liés à ces retards de lignes. Les contraintes de conceptions liées à la conception d'un arbre d'horloge sont également abordées. La problématique de la consommation de puissance et d'énergie est également abordée.
    • Pour la partie FPGA, la synthèse logique à base de LUT est présentée (optimisation combinatoire, optimisation de machine d'états,...). Les structures technologiques des PLA, CPLD et FPGA sont décrites et discutées.
Plan :
    • Classification des Circuits Intégrés Numériques (CIN)
    • Temps de propagation - portes logiques
    • Interconnexions
    • L'arbre d'horloge
    • La consommation dans un CIN: puissance et énergie
    • Les circuits configurables
Prerequisite :
Mise en équation d'un circuit RC du premier ordre. Synthèse de logique combinatoire et séquentielle.